HyperLynx DRC (HL DRC) 使用快速、自動化的設計規則檢查取代了傳統的視覺佈局後檢查,可快速準確地識別潛在問題,產生用於互動式審查的詳細項目清單。 DRC自動運行,不會累,不會出錯。
HyperLynx DRC 可以快速發現透過模擬尋找困難、耗時且昂貴的問題,包括穿過antipads和平面分割的訊號走線、訊號返迴路徑問題以及是否符合電氣安全要求。 HyperLynx DRC 獨特的 3D 幾何引擎使其能夠快速檢查複雜的實體和電氣設計問題,從而無需利用專門的訊號完整性專家即可解決這些問題。使用 HyperLynx DRC 快速解決盡可能多的潛在問題意味著在執行詳細的建模和模擬時,時間和精力都可充分利用。
手動設計檢視充其量是低效的 – 我們將設計發送給同時處理許多其他項目的人員進行檢視,安排會議日期,並希望人們在仔細檢視後提出有用的回饋。但說實話——這種情況真正發生的頻率有多少?目視檢視佈局很無聊且容易出錯,而且生活中充滿了更直接的壓力。 HyperLynx DRC 使用即時運行的快速、徹底的自動化電氣規則檢查取代了這些手動流程,因此您無需等待數天或數週才能獲得回饋。它準確、定量地檢查設計,提供關於設計要求是什麼、佈局違規的地方以及違規程度的精確回饋。 DRC 會產生潛在設計問題的詳細列表,可以選擇每個問題來將佈局視圖縮放到有問題的位置並突出顯示問題。
DRC 隨附 90 多個基於domain的可參數化規則,用於檢查潛在的類比、EMI、封裝佈局、電源完整性、訊號完整性和基於合規性的電氣安全問題。許多規則都是多功能的,因此可以識別更多的設計問題。為特定設計設定分析只需識別要檢查的訊號或區域,以及要套用的規則。
一旦發現、審查了潛在問題並發現需要更改佈局,就需要快速、簡潔地將變更傳達給其他人。 HyperLynx DRC 建立共享列表,自動驅動 PCB 工具透過平移和縮放顯示來顯示有問題的區域。這樣可以清楚地傳達問題,並加速更改佈局以解決問題清單的過程。
除了DRC的內建規則庫之外,使用者還可以利用一組內建的設計物件和自動化功能,在Python中開發自己的自訂檢查規則。 DRC 快速、全面的 3D 結構分析引擎可讓您建立規則來檢查複雜的專有設計要求,並使用與 DRC 提供的規則相同的分析流程、報告和交叉偵測機制來報告違規情況。 DRC也是外部可自動化的,因此一旦您有了想要使用的規則和參數,您就可以驅動DRC對設計進行批量檢查,進一步減少設計檢視時間並提高效率。
佈局後驗證是一場與時間的賽跑——佈局「完成」的那一刻,即使在佈局後設計驗證完成之前,也面臨著發布prototype原型製造設計的壓力。傳統的、全面的佈局後建模和模擬需要大量時間和專業知識,而且成本高昂。
HyperLynx DRC 是西門子獨特的「漸進式驗證」方法的第一階段,該方法允許設計人員以盡可能少的時間和精力盡快發現設計中的潛在問題。 DRC 可以在幾分鐘內找到問題(如果確實發現的話),而透過模擬可能需要幾天的時間才能找到這些問題。當設計中存在可以快速發現的簡單問題時,投入時間、精力和金錢來運行複雜的模擬是沒有意義的。首先使用 DRC 運行設計檢視可以讓使用者在進入更複雜的驗證過程之前找到並解決這些問題。
#Siemens EDA #HyperLynx DRC