銷售產品

HyperLynx Schematic Analysis

HyperLynx 線路圖分析

HyperLynx Schematic Analysis (HL SA) 線路圖分析減少設計spins並提高產品品質。線路圖上的所有線路均使用廣泛的model library進行全面檢查,從而消除了數百小時的目視檢查和實驗室調試時間。自動執行任何 PCB design flow的板級線路圖分析。

簡化線路圖驗證

HyperLynx Schematic Analysis線路圖分析提供快速且有效率的線路圖驗證,使用戶無需深入的模擬工具即可更快、更輕鬆地定位問題。快速輕鬆地組織和視覺化線路圖錯誤,同時減少產品時間表和成本。

快速、有效率的線路圖驗證

HyperLynx Schematic Analysis線路圖分析消除了需要手動的線路圖檢視,並透過在設計擷取的同時提供自動化線路圖檢視來提高整體工作流程效率。透過採用「一次成功」的設計流程,HyperLynx 線路圖分析降低了開發、測試和保固成本,消除了 50-70% 因線路圖錯誤和不良設計實踐而導致的設計respins。

HyperLynx 線路圖分析可以使用廣泛的智慧模型零件庫對線路圖上的所有線路進行全面檢查。透過分析線路圖中的每個nets,線路圖分析可以為設計團隊節省數百小時的目視檢查和實驗室調試時間。該分析在線路圖freeze milestone之前快速執行,這樣Layout就可以用第1次通過即成功的最高信心開始作業。

HyperLynx 線路圖分析不像本機線路圖檢查器那樣依賴symbol library;相反的,它直接從您的BOM物料清單中獲取每個零件的製造商料號MPN,並引用根據供應商datasheets構建的library來查找電容降額故障、不正確的符號、缺少pull ups等等的問題。線路圖分析可以識別這些問題,而無需耗時的手動作業。最終輸出為以緊湊的圖形方式表示關鍵、缺陷和警告情況,您可以從中直接交叉探測到線路圖以即時解決。

線路圖分析可與線路圖設計工具同步執行,錯誤直接在線路圖中突出顯示。它還可以在電子設計產品投放到市場後進行,以提高電子設計的品質、提高產量並減少產品退貨。

關鍵規則檢查

  • 完整的擴展線路驗證(透過串聯電阻、開關、交流耦合)
  • 完整的多板和背板介面驗證
  • IO 相容性檢查最大、最小和邏輯閾值
  • 位址和資料匯流排錯誤(MSB 到 LSB、匯流排來源等)
  • 驗證外部被動要求
  • 未連接的強制pin腳識別
  • 電源/接地平面連接驗證
  • Differential連線檢查
  • IO net連線驗證(缺少驅動器/接收器)
  • pin腳功能相容性測試(重設、I2C 交換等)
  • 符號不符(與datasheet)
  • 降額電容、電阻和二極體

……還有更多

 

 

 

 

#Siemens EDA #HyperLynx Schematic Analysis